FMCFMC子卡设计原理图:177-基于AD9361的双收双发射频FMC子卡
  qmqkzCmME6m5 2023年11月02日 119 0


FMC177-基于AD9361的双收双发射频FMC子卡


FMCFMC子卡设计原理图:177-基于AD9361的双收双发射频FMC子卡_AD9361板卡



一、板卡介绍

       FMC177射频模块分别包含两个接收通道与发射通道,其频率可覆盖达到70MHz~6GHz,AD9361芯片提供具有成本效益的实验平台,具有达到56MHz的瞬时带宽,更高的灵敏度,灵活的动态范围,广泛适合于SDR(无线电软件),移动基站,WiFi,无线局域网,专用或通用无线电设备等应用。设计者通过使用FMC177,可以有效简单的使用AD9361芯片。



FMCFMC子卡设计原理图:177-基于AD9361的双收双发射频FMC子卡_双收双发射频子卡_02



二、主要指标

        1.  射频频率:70MHz~6GHz;

        2.  ADC/DAC采集:12位;

        3.  两路TX,两路RX,工作实现方式双工与半双工;

        4.  RF匹配电阻:50欧;

        5.  瞬时带宽:56MHz;

        6.  支持直流供电 +12V;

        7.  支持GPS;

        8.  规格:标准FMC子卡。



三、板子接口特性

No.ItemsSpecificationsRemarkTx1Frequency70~6000MHz2BandwidthUp to 56 MHzreal-time bandwidth, tunable3Transmission>5dBmCW4EVM<1.5%Typical:5dBm @20MHz bandwidth5Gain Control Range>80dB6Gain Step0.25 dB7ACLR               < -45dBc@ 0dBm LTE output8SpuriousTBD9SSB Suppression35dBc10LO Suppression50dBc11DAC Sample Rate (max)61.44MS/s12DAC Resolution12bitsRx1Frequency70~6000MHz2BandwidthUp to 56 MHzreal-time bandwidth, tunable3Sensitivity:-90dBm@20MHzNoise Figure < 8dB4EVM<1.5%@ -30dBm input5Gain Control Range>60dB6Gain Step1dB7BlockingTBD8Noise Figure<8dbMaximum RX gain9IIP3 (@ typ NF)-25dBm10ADC Sample Rate (max)61.44MS/s11ADC Resolution12bits12ADC Wideband SFDR78dBc1Voltage3.3V2ON/OFF TIME<6usFor TDD model3Duplexing ModelTDD or FDD4W/ GPSDO Reference0.01ppb

四、应用范围:

    SDR(无线电软件); 移动基站,例如Femto‐cells, Pico‐cells, Small‐cells, Micro‐cell 等等;WiFi;无线局域网;专用或通用无线电设备。

五、与FPGA 处理卡搭建系统

    本板卡是将FMC177_AD9361 射频收发模块与本公司基于FMC接口K7板卡通过标准的FMC接口相连接。




【版权声明】本文内容来自摩杜云社区用户原创、第三方投稿、转载,内容版权归原作者所有。本网站的目的在于传递更多信息,不拥有版权,亦不承担相应法律责任。如果您发现本社区中有涉嫌抄袭的内容,欢迎发送邮件进行举报,并提供相关证据,一经查实,本社区将立刻删除涉嫌侵权内容,举报邮箱: cloudbbs@moduyun.com

  1. 分享:
最后一次编辑于 2023年11月08日 0

暂无评论

推荐阅读
qmqkzCmME6m5