二进制(B) 八进制(O) 十进制(D) 十六进制(H):0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F,10,11...... ASCII:美国信息交换标准代码一般使用7位二进制数来表示字母,数字,标点符号及部分特殊控制字符。  前首位为0 十进制转二进制  整数部分除2取余 小数部分乘2取整 二进制转十进制 每位转换后相加 通过转换表进行转换缺位整数前加0小数后加0 原码最高位为符号位,为0表示正数,为1表示负数 反码原码基础上,正数保持不变,负数符号位不变,其余位按位取反 补码反码基础上,正数保持不变,负数+1 移码...

  zGn9SydAGerX   2023年11月02日   48   0   0 补码反码十进制

浮点数的表示 N=尾数基数^指数 N=数符尾数m2^(阶符阶码e) 尾数部分(定点小数)  阶码部分(定点整数) 阶符+-  阶码e  数符+-  尾数m 特点: 1.阶码的位数决定数的表示范围,位数越多范文越大 2.尾数的位数决定数的有效精度,位数越多精度越高 浮点数的加减运算过程 两浮点数加减运算过程: 1.对阶 2.尾数计算 3.结果格式化 例子: 注意:1.对阶时,小数向大叔数看齐      2.对阶是通过较小数的尾数右移实现的。 浮点数转二进制 1....

  zGn9SydAGerX   2023年11月02日   93   0   0 浮点数

校验码 奇偶校验 由若干位有效信息(如一个字节),再加上一个二进制(校验位)组成校验码 奇校验:整个校验码(有效信息位和校验位)中的“1”的个数位奇数。 偶校验:整个校验码(有效信息位和校验位)中的“1”的个数为偶数。 奇偶校验,可检查奇数位的错误,不可纠错。如果偶数位发生错误,则发现不了。 海明码:也是利用奇偶性进行检错和纠错。在数据位之间插入K个校验位,通过扩大码距来实现检错和纠错。检验位设置在2^i的位置。其位置关系存在一个规律,即2^P=P+D+1,其中P代表海明码的个数,D代表数据位的个数。 循环冗余校验码:(n,k)码,信息码占左边K位,校验码占右边的n-k位,校验码位数越长,...

  zGn9SydAGerX   2023年11月02日   24   0   0 检错校验码数位

中央处理器的核心部件、  运算器 1.算术逻辑单元ALU:数据的算术运算和逻辑运算 2.累加寄存器AC(数据寄存器):用于暂存操作数和中间运算结果并向ALU提供运算对象 3.状态字寄存器PSW(标志寄存器):存放状态标志与控制标志 4.通用寄存器组:用于暂存操作数或数据的地址  控制器 1.程序控制器PC:存储下一条要执行指令的地址,每取出一个指令,PC内容自动+1 2.指令寄存器IR:存放正在执行的指令 3.指令译码器ID:对现行指令进行分析,确定指令类型和其索要完成的操作以及寻址方式 4.时序部件:用于产生时序脉冲和节拍电位 5.状态字寄存器PSW(标志寄存器):保存...

  zGn9SydAGerX   2023年11月02日   42   0   0 寄存器状态字操作数

系统总线:系统总线性能 总线的带宽(总线数据传输速度):单位时间内总线上传送的数据量,即每秒钟传送的MB的最大稳态数据传输率. 总线的带宽=总线的工作频率总线的位宽/8 总线的位宽:能同时传送的二进制数据的位数,或数据总线的位数。即32位,64位等总线宽度的概念。总线的位宽越宽,每秒钟数据传输率越大,总线的带宽越宽 总线工作频率:以MHZ为单位,工作频率越高,总线工作速度越快,总线带宽越宽。(每秒百万个时钟脉冲) 数据总线:CPU与内存或其他器件之间的数据传输的通道,决定了CPU和外界的数据传送速度。每条传输线一次只能传输一位二进制数据。例如:8根数据线一次可以传送一个8位二进制数据(即一个字...

  zGn9SydAGerX   2023年11月02日   29   0   0 存储单元地址总线数据总线

CPU与外设之间进行交换数据的方式 直接程序控制  立即程序传送方式(无条件传送或同步传送):1/0接口总是准备接收来自主机的数据或向主机输入数据,无需查看接口的状态。  程序查询方式:CPU通过执行程序查询外设的状态进行判断是否准备好,简单且容易实现,但降低了CPU的利用率。 中断方式  1/0接口准备好后会发送中断信号通知CPU,CPU确认后保存正在执行的程序现场转而执行1/0中断服务程序。 直接存储器存储DMA方式  数据的传送由DMA控制器进行控制,不需要CPU的干涉,只能进行简单的数据传送操作。

  zGn9SydAGerX   2023年11月02日   32   0   0 服务程序数据执行程序
关注 更多

空空如也 ~ ~

粉丝 更多

空空如也 ~ ~